重庆福彩幸运农场官方网站

  • <tr id='HW9wWw'><strong id='HW9wWw'></strong><small id='HW9wWw'></small><button id='HW9wWw'></button><li id='HW9wWw'><noscript id='HW9wWw'><big id='HW9wWw'></big><dt id='HW9wWw'></dt></noscript></li></tr><ol id='HW9wWw'><option id='HW9wWw'><table id='HW9wWw'><blockquote id='HW9wWw'><tbody id='HW9wWw'></tbody></blockquote></table></option></ol><u id='HW9wWw'></u><kbd id='HW9wWw'><kbd id='HW9wWw'></kbd></kbd>

    <code id='HW9wWw'><strong id='HW9wWw'></strong></code>

    <fieldset id='HW9wWw'></fieldset>
          <span id='HW9wWw'></span>

              <ins id='HW9wWw'></ins>
              <acronym id='HW9wWw'><em id='HW9wWw'></em><td id='HW9wWw'><div id='HW9wWw'></div></td></acronym><address id='HW9wWw'><big id='HW9wWw'><big id='HW9wWw'></big><legend id='HW9wWw'></legend></big></address>

              <i id='HW9wWw'><div id='HW9wWw'><ins id='HW9wWw'></ins></div></i>
              <i id='HW9wWw'></i>
            1. <dl id='HW9wWw'></dl>
              1. <blockquote id='HW9wWw'><q id='HW9wWw'><noscript id='HW9wWw'></noscript><dt id='HW9wWw'></dt></q></blockquote><noframes id='HW9wWw'><i id='HW9wWw'></i>

                关于发布上▓海市2021年度 EDA领域“揭榜挂帅”项目申报指南的通知

                时间:2021-09-16浏览:203编辑:摄影:????通讯员:设置

                各学院(部):

                    为深化探索创新攻关新机制,推进我市EDA领域关键技术突破,上海市科学技术委员会(以下简称“市科委”)按照揭№榜挂帅制方式,针对相关科☆研攻关任务,凝练悬▆赏标的,特发布2021年度上海市EDA领域“揭榜挂帅”项目指南。

                    一、征集范围

                    方向一:百亿门级别可扩展原型验证系统及软件

                    面向超大规模集成电路芯片设计环节对原型验证平台的技术▅需求,研发国产百亿门级可扩展原型验证系统,包含自动分片、编译、运行、调【官方网站】试及管理的软件技术及相应的可※重用、易重构的ㄨ硬件架构。

                    1.考核指标:

                    实现百亿门级别可扩展原ζ型验证系统软件及硬件,包含:

                    1)自动分片、编译、运行、调试及管理的软件

                    (1)实现RTL级及网表级自动分片及全天计划导向型分片,支持快速逻辑评︾估,自动寻找最优分片方案并添加时序和管脚约束,自动生成分片后的系统仿真模型并提供全系统静态时序分析。

                    (2)实现单拍TDM,支持自动【唯一官网】插入分片TDM逻辑,自动分析最优TDM复用策略,并支持用户指定TDM复用策略。

                    (3)支持逻辑裁剪及模正规平台块实例重用,自动识别并重新编译受影响的分片。

                    (4)支持多核调试。核数8个及以上,采样频率>100MHz,采样深度不少于32GByte,实现逻辑触发和FSM脚本触发。

                    (5)提供LPDDR4/HBM内存模型。

                    (6)支持动态探针,实现设计的Register/BRAM的全可视功能。提供用户寄存器访问调试◣通道,提供虚拟IO,虚拟UART,vGDB等调试接口。

                    (7)支持原型验证系统云端管理及运行控制,全程操作可追溯。

                 

                    2)可重⊙用易重构的硬件架构

                    (1)原型验证系统逻辑规模达到百亿门及以上(≥1500M系统Ψ逻辑单元),全系统高速运行时设计功耗容量达到20KW及以上。

                    (2)系统组网拓≡扑灵活,支持100颗逻官方网辑芯片互联,并可扩展到200颗。

                    (3)支持的拓扑结构包含:8*8平面格栅、4*4*4三维格栅、星型(分枝数≥4)、环型等。

                    (4)系统裁剪无需重组线①缆。

                    (5)支持LVDS与收「发器互连组网,且LVDS性能≥1.4Gbps@1米,收发器〇性能≥16Gbps@1米。

                    (6)可根据组网拓扑变免费稳赚计划化,快速完成组网自检(≤1小时)。支持满足条件(5)性能要求的全端口压【力测试,且7x24小时零误∏码。

                 

                    2.项目交付◢件:

                    (1)工具软件。

                    (2)样机用于测试,样机含40核心(每核心8.938M系统▂逻辑单元,总计>350M系统□逻辑单元)及组网。

                    (3)各项测试报告。

                    3.执行期限:2021年10月15日至2022年10月15日。

                    4.拟资助经费▃:非○定额资助,资助总经费不↘超过2000万元。

                 

                    方向二:模拟(ADC)芯片的EDA仿真@工具验证和协同优化

                    电路仿真EDA工具针对模拟(ADC)芯片在设计过程中的长周期后仿电路仿真速度和高位ADC电路〖仿真精度问题,为芯片设〓计提供可靠的EDA仿真验证环境,通过用户的实践反馈优化EDA仿真工具的使用「流程;同时通过不同规模的集成电路,对比和验证仿真的速度和精度,给出相应比较。

                    通过⌒ 对大规模模拟电路中各单元模块合理化建模◆优化仿真器核心算法和多事件并♀行处理效率,仿真出各单元模块之间更贴近实测数据的结果,例如互相串扰,IRdrop,延时过长等定量☆结果,分析出各模块之间互相影响的关键因素。以提前预知∮大规模模拟芯片中由一系列¤非理想因素导致的性能恶化问题,从ζ而优化模拟ADC芯片设计,提升性能,缩短设︼计周期。

                    1.考核指标

                    1)ADC芯片规模不小于1000个晶体管;

                    2)仿真的测试电路包括前仿和后仿;

                    3)工艺特征尺寸不大于28nm;

                    4)ADC位数不小ㄨ于12bit;

                    5)SNR仿∮真精度要求不低于0.5dB。

                    2.项目交☉付件

                    1)模拟(ADC)芯片的前仿和后仿验证报告,

                    2)大规模模拟电路中各单元模块之间串扰分析♂和验证方法,

                    3)Fullspice和不同配置的Fastspice仿真精度及仿真速№度的比较,

                    4)Fastspice的不同Home配置对ADC中的串扰、IRdrop、延时、电流等仿真结果分别造』成的影响。

                    3.执行期限:2021年10月15日至2022年10月15日。

                    4.拟资助经费:非定额↓资助,资★助总经费不超过500万元。

                 

                    方向三:毫米波低功耗SOC片上计划软件无源器件设计仿真

                    针对高频、高速无源器↙件设计,尤其片上电感大规模设计,搭建高精度的EM仿真∮建模平台,处理IC设计中无源结构仿真分】析;设计多种pcell无源器件模型(螺旋电感、巴伦、T-coil等),弥补先⌒进工艺节点下PDK缺开奖记录少或缺失pcell的问题;利用MOMsolver、智能mesh进行电磁场」快速求解及最优剖分,提升仿真速度和精度,加快设计迭代;采用full-wave仿真、考虑趋肤效应及邻近效应,保证高频仿真准确性;采用sweep功能,实现多温_娱乐平台度点、多物理尺寸条件下的仿真分析比对㊣ ;利用后∏处理功能,一键式导出设计仿真报告,提升分析效率。

                    1.考核指标

                    1)片上螺旋电感↓感值的仿真结果与设计目标○误差<1%,

                    2)Q值不小于15;

                    3)电感仿真结果与其等效模型★误差<2%。

                    2.项目交付♀件:

                    1)片上螺旋电感GDS格式↘版图数据、仿真S参数

                    2)电特性L/Q指标验证报告、电感的pcell模型。

                    3.执行期限:2021年10月15日至2022年10月15日。

                    4.拟资助经费:非定手机版额资助,资助总经→费不超过120万元。

                 

                    方向四:高端GPU训练芯〓片的HBM信号完整性建模仿〓真

                    为精确评估3DIC中HBM信号的损耗、串扰、眼图等性能指标,需搭建3DICEM仿真建模平台开奖号码。该平台需与3DIC设计工具无▲缝链接;支持IRCX、ICT等工艺⌒ 文件,GDS设计文件◣导入,构建精确的硅载板仿真3D模型;支持过孔合并、无功能孔填充、网络自动识别等模型编辑功●能;针对3DIC设计周期∴中的不同时间节点提供不同的Mesh划分机制;以及针对硅载板互↑连传输线特点的EM算法引擎,从而精确对3DIC结构进行电磁场建模仿真,合理评估互连结构的损耗、串扰、眼图等指标是否满足JESD235标准。

                    1.考核指标

                    1)实现与3DIC设计工具的高度集成和无缝▓对接;

                    2)适用于3DICHBM结构的EM仿真算法和引擎;

                    3)针对3DIC设计周期是官方的吗中≡DesignExploration、Physical

                    Implementation、Sign-Off节点提∞供有针对性的仿真机制;

                    4)HBM信号互联结构插入损耗、回波损耗『指标精度≥90%;

                    5)HBM信号互连结构串扰指标精度≥90%。

                    2.项目交真人平台付件

                    1)高端GPU训练芯〗片的HBM信号完整性建模流程评估※报告;

                    2)仿真插回损指标、串扰噪声、阻抗连续性波动指标评估报告;

                    3)高端GPU训练芯片的HBM互连结构3D模型。

                    3.执行期限:2021年10月15日至2022年10月15日。

                    4.经费额度:非定额2018专业平台资助,资助总平台经费不超过200万元

                 

                    方向五:大型稀疏矩阵求解加速算◆法研究

                    在EDA有限元电开奖磁仿真引擎算法中,填充矩阵之后会生▂成大型稀疏矩阵,通常会达到上亿*上亿规模。但是,业内现有的pardiso和umfpack等稀疏矩阵求解数学库多核并行求解效率低,占用官方网内存过大,导致无法满足大@规模电磁仿真需求。因此,需要一套大型稀⌒疏矩阵压缩或者拆分算法,可以将大型稀疏矩阵拆分成多个小型矩阵,并利用MPI技术将小型矩阵分配到多台计算节点分布式求解,实现算力和内存占用两个维开奖号码度分布式。

                    1.考核指标:

                    1)开发々稀疏矩阵压缩或拆分技术,将有ω 限元填充的大型稀疏矩阵拆分成多个规模不超过1万*1万的@ 小型矩阵,并且矩阵㊣ 残差控制在1e-7以内。

                    2)相比现有商业稀◥疏矩阵求解效率相比,在同样的硬件设置下,至少有10倍的加速比。

                    2.项目交手机app付件:C++源代码

                    3.执行期限:2021年10月15日至2022年10月15日。

                    4.经费额度:非定额资助,资助总经费不超过100万元

                 

                    二、申报要求

                    除满足前述相应条件外,还须遵循以下要求:

                    1.项目申报单位应当是注册在本基本走势图市的法人或非↑法人组织,具有组织项目实施的︾相应能力。

                    2.研究内容已经获得财政资金支持的,不得重复申报。

                    3.所有①申报单位和项目参与人应遵守科研伦理准则,遵守人类遗传资源管理相关法规和病原微生物实验室生物安全管理相关规定,符合科研♂诚信管理要求。项目负责人应承诺所提¤交材料真实性,申报单位应当对申请人的☉申请资格负责,并对申请材料的真实性和完整性进行审核,不得提交有涉密内容的项目申请。

                    4.申报项目若提出回避专家申请的,须在提交项№目可行性方案的同时☆,上传由申报▆单位出具公函提出回避专家娱乐平台名单与理由。

                    5.本批“揭榜挂帅”项目由市科委会同用户单位共同组织开展受理、评审、立项、验收等项目管理事项。采取会议评审方式对揭榜项目进行择优遴选,评审答辩事宜,另行通知。

                 

                    三、申报方式

                    1.项目申报采用网上申2019官方网报方式〓,无ㄨ需送交纸质材料。申请▓人通过“中国上海”门户网站(http://www.sh.gov.cn)--政务服务--点击“上海市财政科技投入信息管理平台”进入申免费稳赚计划报页面,或者直接通过域名http://czkj.sheic.org.cn/进入申报页面:

                    【初次填写】使用申报账号登』录系统注册时本校的学校代码∩为42503614-8,转入申报指南页面,点击相※应的指南专题后,按提示完成“上海科技”用户√账号绑定,再进行项【目申报;

                    【继续填写】登录已㊣ 注册申报账号、密码后继续该项▓目的填报。

                    有关操作可参阅在线帮☆助。

                    2.项目网上http://u.stcsm.sh.gov.cn/)填报起始时间为2021年9月23日9:00,截止时间(含申报单位网上审核提交)为2021年10月15日16:30。

                 

                 四、本校安排

                请依托本校申报的教师于2021年10月11日16:00前完成●网上填报工作,并与科技发展研究¤院联系确认项目填写完毕、并完成ζ提交,逾期视为放弃。 

                 

                联系人:黄凯 詹伟

                联系电话:55274272

                科技发展研究院

                2021年9月16日

                周热点新闻〓

                月热点ω 新闻

                返回原图
                /